Globalization concept

TMS320LF2407APGEA AKTIVA 16-bita DSP, 40-MHz, 32-kw-fulmo, 144-stifta

TMS320LF2407APGEA AKTIVA 16-bita DSP, 40-MHz, 32-kw-fulmo, 144-stifta

Mallonga priskribo:

TMS320LF2407APGEA
AKTIVA
16-bita DSP, 40-MHz, 32-kw-fulmo, 144-stifta


Produkta Detalo

Esploro

Produktaj Etikedoj

Trajtoj por la TMS320LF2407A

Alt-Efikeca Statika CMOS-Teknologio

25-ns Instrukcia Ciklotempo (40 MHz)

40-MIPS Agado
Malaltpotenca 3.3-V Dezajno
Surbaze de TMS320C2xx DSP CPU Kerno
Kodo-Kongrua Kun F243/F241/C242
Instrukcio kaj Modulo Kongrua Kun F240
Aparato Opcioj de Flash (LF) kaj ROM (LC).
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
Sur-blata Memoro
Ĝis 32K Vortoj x 16 Bitoj de Flash EEPROM (4 Sektoroj) aŭ ROM
Programebla "Kodo-Sekureco" Trajto por la Sur-blato Flash/ROM
Ĝis 2.5K Vortoj x 16 Bitoj da Datumoj/Programa RAM

544 Vortoj de Dualira RAM

Ĝis 2K Vortoj de Unu-Alira RAM
Lanĉa ROM (LF240xA-aparatoj)
SCI/SPI Bootloader
Ĝis Du Event-Manager (EV) Moduloj (EVA kaj EVB), Ĉiu Inkluzivas:
Du 16-Bitaj Ĝeneraluzeblaj Temporiziloj
Ok 16-Bitaj Puls-Larĝa Modulado (PWM) Kanaloj Kiuj Ebligas:
Trifaza Invetila Kontrolo
Centra- aŭ Rando-Allineado de PWM-Kanaloj
Kriza PWM-Ĉaltigo de Kanalo Kun Ekstera PDPINTx Pinglo
Programebla Morta Bando (Deadtime) Malhelpas Paf-Trafaŭltojn
Tri Kaptaj Unuoj por Tempo-Stampido de Eksteraj Eventoj
Eniga Kvalifikilo por Elektitaj Stiftoj
Sur-blato Pozicia Kodilo Interfaco Circuitry
Sinkronigita A-al-D-Konvertiĝo
Desegnita por AC-Indukto, BLDC, Ŝanĝita Malemo kaj Paŝa Motora Kontrolo
Aplika por Multoblaj Motoroj kaj/aŭ Konvertilo-Kontrolo
Ekstera Memorinterfaco (LF2407A)
192K Vortoj x 16 Bitoj da Totala Memoro: 64K Programo, 64K Datumoj, 64K I/O
Gardhundo (WD) Timer Modulo
10-Bita Analog-al-Cifereca Konvertilo (ADC)
8 aŭ 16 Multipleksaj Eniga Kanaloj
500 ns MIN Konverta Tempo
Elekteblaj Ĝemelaj 8-Ŝtataj Sekvenciloj Ekigitaj de Du Eventaj Administrantoj
Regila Area reto (POVAS) 2.0B Modulo (LF2407A, 2406A, 2403A)
Seria Komunikada Interfaco (SCI)
16-bita Seria Perifera Interfaco (SPI) (LF2407A, 2406A, LC2404A, 2403A)
Phase-Locked-Loop (PLL)-Bazita Horloĝa Generacio
Ĝis 40 Individue Programeblaj, Multipleksaj Ĝeneraluzeblaj Enigo/Eligo (GPIO) Stiftoj
Ĝis Kvin Eksteraj Interrompoj (Potenca Drive Protekto, Restarigi, Du Maskeblaj Interrompoj)
Administrado de Potenco:
Tri Power-Down-Reĝimoj
Kapablo Malŝalti Ĉiu Ekstercentral Sendepende
Realtempa JTAG-Konforma Skan-Bazita Emulado, IEEE Normo 1149.1 (JTAG)
Disvolvaj Iloj inkluzivas:
Texas Instruments (TI) ANSI C Kompililo, Assembler/Linker, kaj Code Composer Studio™;Erarserĉilo
Taksaj Moduloj
Skanado-Bazita Mem-Emulado (XDS510™;)
Larĝa Subteno pri Cifereca Motora Kontrolo de Triaj Partioj
Pakaj Opcioj
144-stifta LQFP PGE (LF2407A)
100-stifta LQFP PZ (2406A, LC2404A)
64-Stifta TQFP PAG (LF2403A, LC2403A, LC2402A)
64-stifta QFP PG (2402A)
Plilongigitaj Temperaraj Opcioj (A kaj S)
A: -40 °C ĝis 85 °C
S: –40 °C ĝis 125 °C

Code Composer Studio kaj XDS510 estas varmarkoj de Texas Instruments.

Aliaj varmarkoj estas la posedaĵo de siaj respektivaj posedantoj.

IEEE Normo 1149.1-1990, IEEE Standard Test-Access Port

TMS320C24x, TMS320C2000, TMS320, kaj C24x estas varmarkoj de Texas Instruments.

Priskribo por la TMS320LF2407A

La aparatoj TMS320LF240xA kaj TMS320LC240xA, novaj membroj de la TMS320C24x™;generacio de regiloj de cifereca signalprocesoro (DSP), estas parto de la TMS320C2000™;platformo de fikspunktoj DSP-oj.La 240xA-aparatoj ofertas la plibonigitan TMS320™;DSP-arkitektura dezajno de la C2xx-kerna CPU por malaltkostaj, malalt-potencaj kaj alt-efikecaj pretigaj kapabloj.Pluraj altnivelaj ekstercentraj, optimumigitaj por ciferecaj motoroj kaj moviĝ-kontrolaj aplikoj, estis integritaj por disponigi veran unu-blatan DSP-regilon.Dum kodo-kongrua kun la ekzistanta C24x™;DSP-regilaj aparatoj, la 240xA ofertas pliigitan pretigan efikecon (40 MIPS) kaj pli altan nivelon de ekstercentra integriĝo.Vidu la TMS320x240xA Aparato Resumo sekcio por aparato-specifaj funkcioj.

La 240xA-generacio ofertas gamon da memorgrandecoj kaj malsamajn ekstercentrajn adaptitajn por renkonti la specifajn prezojn/efikecajn punktojn postulatajn de diversaj aplikoj.Ekbrilaj aparatoj de ĝis 32K vortoj ofertas kostefikan reprogrameblan solvon por volumena produktado.La 240xA-aparatoj ofertas pasvort-bazitan "kodan sekurecon" funkcion kiu estas utila por malhelpi neaŭtorizitan duobligon de proprieta kodo stokita en sur-blato Flash/ROM.Notu, ke Flash-bazitaj aparatoj enhavas 256-vortan lanĉan ROM por faciligi en-cirkvitan programadon.La familio 240xA ankaŭ inkluzivas ROM-aparatojn, kiuj estas plene kongruaj kun siaj Flash-ekvivalentoj.

Ĉiuj 240xA-aparatoj ofertas almenaŭ unu evento-manaĝeran modulon, kiu estis optimumigita por cifereca motorkontrolo kaj potencaj konvertiĝaj aplikoj.Kapabloj de ĉi tiu modulo inkluzivas centro- kaj/aŭ rand-vicigitan PWM-generacion, programeblan mortbendon por malhelpi trapaffunkciojn, kaj sinkronigitan analog-al-ciferecan konvertiĝon.Aparatoj kun duoblaj okazaĵmanaĝeroj ebligas multoblajn motorajn kaj/aŭ konvertilojn per ununura 240xA DSP-regilo.Elektitaj EV-stiftoj estis provizitaj per "enig-kvalifikado-" cirkulado, kiu minimumigas preterintencan ping-eksigadon per misfunkciadoj.

La alt-efikeca, 10-bita analog-al-cifereca konvertilo (ADC) havas minimuman konvertan tempon de 375 ns kaj ofertas ĝis 16 kanalojn de analoga enigo.La aŭtosekvenca kapablo de la ADC permesas maksimume 16 konvertiĝojn okazi en ununura konverta sesio sen ia CPU-superkompeto.

Seria komunikado-interfaco (SCI) estas integrita sur ĉiuj aparatoj por disponigi nesinkronan komunikadon al aliaj aparatoj en la sistemo.Por sistemoj postulantaj kromajn komunikadinterfacojn, la 2407A, 2406A, 2404A, kaj 2403A ofertas 16-bitan sinkronan serian periferian interfacon (SPI).La 2407A, 2406A, kaj 2403A ofertas komunikadan modulon de regilo-area reto (CAN) kiu plenumas 2.0B-specifojn.Por maksimumigi aparato-flekseblecon, funkciaj pingloj ankaŭ estas agordeblaj kiel ĝeneraluzeblaj enigaĵoj/eligaĵoj (GPIOoj).

Por plifaciligi disvolvan tempon, JTAG-konforma skan-bazita emulado estis integrita al ĉiuj aparatoj.Ĉi tio disponigas ne-trudiĝemajn realtempajn kapablojn necesajn por senararigi ciferecajn kontrolsistemojn.Kompleta serio de kod-generadaj iloj de C-kompiloj ĝis la industrinorma Code Composer Studio™;sencimigilo subtenas ĉi tiun familion.Multaj triapartaj programistoj ne nur ofertas aparato-nivelajn evoluilojn, sed ankaŭ sistem-nivelan dezajnon kaj disvolvan subtenon.


  • Antaŭa:
  • Sekva:

  • 1. Kiuj estas la dungitoj en via R & D-fako?Kio estas viaj kvalifikoj?

    -Direktoro pri R & D: formulu la longtempan planon de R & D de la kompanio kaj ekkomprenu la direkton de esplorado kaj disvolviĝo;Gvidi kaj superrigardi R&D-fakon por efektivigi firmaon R&D-strategion kaj ĉiujaran R&D-planon;Kontrolu la progreson de produkta disvolviĝo kaj ĝustigu la planon;Starigu bonegan produktan esplor- kaj disvolvan teamon, revizion kaj trejnadon de rilataj teknikaj dungitoj.

    R & D-Manaĝero: faru novan produktan R & D-planon kaj pruvu la fareblecon de la plano;Kontroli kaj administri la progreson kaj kvaliton de R&D-laboro;Esploru novan produktan disvolviĝon kaj proponu efikajn solvojn laŭ klientpostuloj en malsamaj kampoj

    R&D-kunlaborantaro: kolektu kaj ordigu ŝlosilajn datumojn;Komputila programado;Farante eksperimentojn, testojn kaj analizojn;Preparu materialojn kaj ekipaĵojn por eksperimentoj, provoj kaj analizoj;Registru mezurdatumojn, faru kalkulojn kaj preparu leterojn;Faru statistikajn enketojn

     

    2. Kio estas via produkta esplorado kaj disvolva ideo?

    - Produktkoncepto kaj elekta produkta koncepto kaj taksado produkta difino kaj projektplano dezajno kaj evoluigo produkta testado kaj validumado lanĉo al merkato

    Skribu vian mesaĝon ĉi tie kaj sendu ĝin al ni

    rilataj produktoj